2009-10-06
SPMT記憶體技術規格終完成
首款Serial介面DRAM Pin數可減少4成
文: John Lam / 新聞中心
文章索引: 封面故事 IT要聞 記憶體

SPMT, LLC 4 日宣佈完成 Serial Port Memory 技術 (SPMT) 的最終技術規格,它是首個採用 Serial 介面的 DRAM 記憶體技術規格,相較統傳採用 Parallel 介面的 DRAM 記憶體技術, SPMT 可進一步縮少產品體積,此技術主要針對手機市場及部份高效能低功耗的 CE 產品市場。

 

據 SPMT, LLC 行政總裁 Jim Venable 指出, SPMT 規格的出現將是手機應用技術的全新里程,此技術可帶來低成本、高頻寬及低功耗的優勢,預期將成為未來手機及智能手機的主流記憶體應用規格。 SPMT 規格創辦會員包括 ARM 、 Hynix Semiconductor 、 LG Electronics 、 Samsung Electronics 及 Silicon Image ,而且歡迎其他同業加入。

 

SPMT 規格的主要優勢,包括 Pin 數相較現有 DRAM 記憶體技術減少 40% ,但卻提供由 200MB/s 至 12.6GB 或更高的記憶體頻寬,具有極佳的使用彈性。展望未來,此技術更有望應用於行動電腦市場中,包括了 Netbook 、 MID 等,未來將會繼續研發進化,並向著低成本、低功耗向方發展。

 

SPMT 主要對手為 Rambus 的 XDR 高速記憶體,同樣針對低功耗產品而生, 32Bit 顆粒可運作於 4.3GHz ,並達成 17.2GB/s ,究竟兩強相遇進能成為最終贏家,成為記憶體業界焦點所在。

 

Micron

發表評論